lvds format jeida что это
Интерфейсы. Параллельный интерфейс, TMDS, LVDS. Часть 3
В предыдущем номере мы начали обзор внешних интерфейсов LCD-матриц, с помощью которых обеспечивается взаимодействие основной платы монитора с LCD-панель. В первой части статьи мы отметили, что на сегодняшний день известно четыре таких интерфейс, причем два из них (параллельный интерфейс и TMDS) мы рассмотрели достаточно подробно. Сегодня мы продолжим тему, и на очереди следующие два интерфейса: LVDS и RSDS.
Интерфейс LVDS
Интерфейс LVDS на текущий момент времени является самым распространенным интерфейсом из всех используемых в мониторах настольного типа и в матрицах для ноутбуков. По сравнению с TMDS, интерфейсом LVDS обеспечивается более высокая пропускная способность, что и привело к тому, что LVDS, фактически, стал стандартом внешнего интерфейса для современной LCD-панели.
LVDS (TIA/EIA-644) – Low Voltage Differential Signaling (низковольтная дифференциальная передача сигналов) – это дифференциальный интерфейс для скоростной передачи данных. Интерфейс разработан фирмой National Semiconductor в 1994 году. Технология LVDS отражена в двух стандартах:
Кроме того, этот интерфейс часто используется под торговой маркой FPD-Link TM. Вторым владельцем авторских прав на эту шину является компания Texas Instruments, которая выпускает ее под фирменной торговой маркой FlatLinkTM.
Интерфейс LVDS позже дорабатывался с целью увеличения пропускной способности и повышения надежности передачи данных, а также он выпускался другими разработчиками под разными торговыми марками, что внесло некоторую неясность в классификацию интерфейсов и складывается впечатление, что имеется множество различных шин. Так, например, разновидностями и торговыми марками интерфейса LVDS являются:
Интерфейс LVDS во многом схож с интерфейсом TMDS, особенно в плане архитектуры и схемотехники. Здесь мы также имеем дело с дифференциальной передачей данных в последовательном виде. А это означает, что интерфейс LVDS подразумевает наличие трансмиттеров и ресиверов, осуществляющих точно такое же преобразование данных, как и в TMDS (о чем достаточно подробно рассказывалось в первой части статьи). Поэтому остановимся лишь на особенностях, отличающих интерфейс LVDS от интерфейса TMDS.
LVDS способен передавать до 24 битов информации за один пиксельный такт, что соответствует режиму True Color (16.7 млн. цветов). При этом исходный поток параллельных данных (18 бит или 24 бита) конвертируется в 4 дифференциальные пары последовательных сигналов с умножением исходной частоты в семь раз. Тактовая частота передается по отдельной дифференциальной паре. Уровни рабочих сигналов составляют 345 мВ, выходной ток передатчика имеет величину от 2.47 до 4.54 мА, а стандартная нагрузка равна 100 Ом. Данный интерфейс позволяет обеспечить надежную передачу данных с полосой пропускания свыше 455 Мгц без искажений на расстояние до нескольких метров.
Трансмиттер LVDS состоит из четырех 7-разрядных сдвиговых регистров, умножителя частоты и выходных дифференциальных усилителей (рис.18).
Рис.18
Достаточно часто в литературе, в документации и на схемах можно встретить и несколько другое обозначение сигналов интерфейса LVDS. Так, в частности, широко применяется такое обозначение, как RX0+/-, RX1+/-, RX2+/-, RX3+/- и RXC+/-.
Входной сигнал CLK представляет собой сигнал пиксельной частоты (Pixel Clock) и он определяет частоту формирования сигналов R/G/B на входе трансмиттера. Умножитель частоты умножает частоту CLK в 7 раз. Полученный тактовый сигнал (7xCLK) используется для тактирования сдвиговых регистров, а также передается по дифференциальным линиям CLKP/CLKM.
7-разрядный параллельный код загружается в сдвиговые регистры трансмиттера по стробирующему сигналу, вырабатываемому внутренней управляющей логикой трансмиттера. После загрузки начинается поочередное «выталкивание» битов на соответствующую дифференциальную линию, и этот процесс тактируется сигналом 7xCLK.
Таким образом, на каждой из четырех дифференциальных линий данных (Y0P/YOM, Y1P/Y1M, Y2P/Y2M, Y3P/Y3M ) формируется 7-разрядный последовательный код, передаваемый синхронно с тактовыми сигналами на линии CLKP/CLKM.
Обратное преобразование последовательного кода в параллельный осуществляется ресивером, входящим в состав LCD-панели, а поэтому вполне естественно, что ресивер, фактически, является зеркальным отражением трансмиттера.
Интерфейс LVDS используется для передачи как 18-разрядного цветового кода (3 цвета по 6 бит на каждый), так и 24-разрядного цвета (3 базовых цвета по 8 бит). Но в отличие от интерфейса TMDS, здесь каждому цвету не выделяется отдельная дифференциальная пара, т.е. каждый дифференциальный канал LVDS предназначен для передачи отдельных битов разных цветов. Кроме сигналов цвета, на LCD-панель должны передаваться еще:
— сигнал строчной синхронизации (HSYNC);
— сигнал кадровой синхронизации (VSYNC);
— сигнал разрешения данных (DE).
Эти управляющие сигналы также передаются по дифференциальным каналам, предназначенным для передачи данных, т.е. по линиям YnP/YnM. Таким образом, существует два варианта формата данных, передаваемых на LCD-матрицу.
Первый вариант соответствует 18-разрядному цветовому коду, и при этом на вход трансмиттера подается 21 разряд данных. Второй вариант – это 24-разрядный цветовой код, при котором на входе трансмиттера должно быть 27 бит данных. Разница между двумя этими вариантами, формально, небольшая и она отражена в табл.3.
Таблица 3.
18-разрядный цвет
24-разрядный цвет
Общая схема, поясняющая архитектуру интерфейса LVDS, представлена на рис.19.
Рис.19
То, какие разряды цвета и служебные сигналы будут передаваться по дифференциальной линии, определяется сигналами, подаваемыми на вход соответствующего сдвигового регистра трансмиттера. При этом, конечно же, необходимо понимать, что ресивер, расположенный на LCD-панели, будет осуществлять преобразование в обратном порядке и на его выходе будет получен точно такой же формат данных. А это все означает, что вполне конкретная LCD-панель оказывается привязанной к конкретной управляющей плате монитора. Такая привязка LCD-панели к управляющей плате, конечно же, неудобна большинству производителей, т.к. отсутствует какая-либо унификация. Именно поэтому, де-факто, практически всеми производителями LCD-дисплеев и LCD-панелей использовался вполне определенный формат входных данных, позволявший к любой плате подключать любую панель. Этот формат данных стал основой стандарта, разработанного ассоциацией VESA, и на сегодняшний день можно говорить, что LVDS превратился в унифицированный интерфейс, в котором однозначно прописан протокол передачи, формат входных данных, соединительный разъем и цоколевка разъема. На этот стандарт мы и будем опираться, так как выпускаемые сейчас панели соответствуют именно ему, и встретить уникальные LVDS-интерфейсы практически невозможно.
Итак, стандартный вариант распределения входных сигналов трансмиттера между его сдвиговыми регистрами представлен на рис.20.
Рис.20
В результате, протокол передачи данных по дифференциальным каналам интерфейса LVDS выглядит так, как это показано на рис.21.
Рис.21
Как показывает внимательный анализ рис.20 и рис.21, интерфейс отличается высокой универсальностью, в результате чего, фактически, решен вопрос совместимости LCD-панелей и управляющих плат. Причем разработчик монитора имеет возможность практически не заботиться о согласовании разрядности цвета скалера и LCD-панели. Так, например, если разработчик решил применить более дешевую LCD-панель (с 18-битным кодированием цвета), то в интерфейсе не задействуется дифференциальный канал RX3, в результате чего старшие разряды цвета просто-напросто «обрубаются». А вот при разработке более дорогой модели монитора, в которой применяется LCD-панель с 24-битным кодированием, производитель использует ту же самую управляющую плату и даже не изменяет программный код ее микропроцессора, и просто подключает эту панель через полнофункциональный интерфейс – и все работает. Кроме того, производитель монитора в своем изделии может использовать любую матрицу любого производителя, лишь бы он была оснащена интерфейсом LVDS и имела бы соответствующий форм-фактор (который, к слову сказать, тоже стандартизируется). Конечно же, широкий модельный ряд мониторов не всегда получают таким примитивным образом, но и недооценивать этот метод тоже не стоит. Положительным моментом использования LVDS является еще и то, что все это дает широкие возможности сервисным специалистам при ремонте LCD-мониторов.
В принципе, интерфейс LVDS может использоваться для передачи любых цифровых данных, о чем говорит широкое применение LVDS в телекоммуникационной отрасли. Однако, все-таки, наибольшее распространение он получил именно как дисплейный интерфейс. Для увеличения пропускной способности этого интерфейса, компания разработчик (National Semiconductor) расширила интерфейс LVDS и удвоила количество дифференциальных пар, используемых для передачи данных, т.е. теперь их стало восемь (см. рис.22).
Рис.22
Это расширение получило название LDI – LVDS Display Interface. Кроме того, в спецификации LDI улучшен баланс линий по постоянному току за счет введения избыточного кодирования, а стробирование производится каждым фронтом такового сигнала (что позволяет вдвое повысить объем передаваемых данных без увеличения тактовой частоты). LDI поддерживает скорость передачи данных до 112 Мгц. В документации данная спецификация встречается также и под наименованием OpenLDITM, а у отечественных специалистов отклик в душе нашел термин «двухканальный LVDS».
Интересно отметить, что в интерфейсе LVDS (LDI) имеется 8 дифференциальных пар, предназначенных для передачи данных, и две дифференциальные пары тактовых сигналов, т.е. в LDI имеется два, практически, независимых полнофункциональных канала, передача данных в каждом из которых тактируется собственным тактовым сигналом. Напомним, что в двухканальном TMDS оба канала передачи данных тактируются единым тактовым сигналом.
Естественно, что наличие двух каналов позволяет вдвое увеличить пропускную способность интерфейса, так как за один пиксельный такт можно предать информацию о двух пикселях. При этом один канал предназначен для передачи четных точек экрана (канал Even), а второй – для нечетных точек экрана (канал Odd).
Использование одноканального или двухканального LVDS определяется такими характеристиками LCD-панели и монитора, как:
— частота кадровой развертки, т.е. определяется режимом работы.
Разъем интерфейса LVDS на сегодняшний день можно считать стандартным, т.е. количество контактов разъема и порядок распределения сигналов по контактам является одинаковым для всех LCD-панелей любого производителя. Единственное отличие разъемов может заключаться в их конструктивном исполнении:
— разъем для плоского ленточного кабеля или традиционный разъем для обычных соединительных проводов;
— наличие или отсутствие экрана;
— наличие или отсутствие дополнительных заземляющих контактов на краях разъема;
— разъемы с разным шагом между контактами и т.п.
Стандартный разъем LVDS считается 30-контактным, хотя по его бокам могут присутствовать еще два или четыре контакта, выполняющих «заземляющую» функцию. Эти контакты в стандартном варианте не нумеруются, а обозначаются как «Frame» и соединены со схемной «землей». Однако иногда на схемах вы можете столкнуться с тем, что разъем LVDS обозначен, как 32-контактный. В этом случае следует помнить, что крайние контакты (1 и 32), как раз, и являются контактами «Frame», без учета которых интерфейс сразу же превращается в стандартный 30-контактный разъем. Порядок распределения сигналов интерфейса LVDS по контактам соединительного разъема и их традиционное обозначение представлены в табл.4.30-контактный разъем является полнофункциональным и предназначен для двухканального LVDS. В LCD-панелях с небольшим размером экрана (15-дюймов), чаще всего, используется одноканальный LVDS, т.к. его пропускной способности вполне достаточно. В этом случае задействуется та часть интерфейса, которая соответствует нечетному каналу LVDS, при этом линии четного канала могут вообще отсутствовать.
Через интерфейс LVDS подается также и питающее напряжение для элементов LCD-матрицы. Это напряжение, обозначаемое в табл.4 как VCC, может представлять собой напряжение одного из трех номиналов:
Таблицу можно посмотреть тут: http://www.mirpu.ru/lcd/75-shtmatrcnics/119-interftftp2.html
— +3.3 V (обычно для 15-дюймовых матриц);
— +5V (для 15-дюймовых и 17-дюймовых матриц);
— +12V (обычно для 19-дюймовых матриц и больше).
Итак, интерфейс LVDS обеспечивает наилучшую из всех интерфейсов универсальность соединения LCD-панели с главной платой монитора. Так же как и в случае использования TMDS, на главной плате монитора должен находиться LVDS-трансмиттер, а в состав LCD-панели должен входить LVDS-ресивер. И трансмиттер и ресивер могут представлять собой как отдельные микросхемы (что на сегодняшний день является достаточно редким явлением), так и могут входить в состав скалера и TCON соответственно.
Если трансмиттер реализован в виде отдельной микросхемы, то необходимо учесть что каждая такая микросхема представляет собой функционально законченное устройство, обеспечивающее преобразование и передачу данных одного канала. Естественно, что в этом случае для организации двухканального LVDS, придется использовать две одинаковых микросхемы трансмиттера. И здесь вполне понятно, что одна микросхема трансмиттера предсталяет собой четный канал данных, а вторая – нечетный. Пример подобного интерфейса представлен на рис.23, где изображен интерфейс LVDS монитора Samsung SyncMaster 172T. В этом мониторе в качестве трансмиттеров LVDS используются микросхемы NT7181F. На схеме следует обратить внимание, что 30-контактный разъем LVDS (CN402) является зеркальным отражением той цоколевки, которая была представлена в табл.4 (т.е. в таблице 4 мы представили распределение сигналов по контактам разъема на стороне LCD-матрицы).
Рис.23
Чтобы просмотреть рис.23 подробнее, нажмите на ссылку.
Следует упомянуть, что иногда, все-таки, можно встретить и нестандартные разъемы интерфейса LVDS. Особенно это касается мониторов уже устаревших моделей.
Русские Блоги
LVDS, интерфейс, объяснение времени
1.1.1 Классификация интерфейса LVDS
1.1.1.1 Одноканальный 6-битный LVDS
1.1.1.2 Двойной 6-битный LVDS
1.1.1.3 Одиночный 8-битный LVDS
В этой интерфейсной схеме принята одноканальная передача, и каждый сигнал основного цвета использует 8 бит данных, всего 24 бита данных RGB, поэтому его также называют 24-битным или 24-битным интерфейсом LVDS.
1.1.1.4 Двойной 8-битный LVDS
1.1.2 Введение чипа отправки LVDS
Типичные передающие микросхемы LVDS делятся на четыре канала, пять каналов и десять каналов, которые кратко описаны ниже.
1.1.2.1 Четырехканальный чип передачи LVDS
На рисунке 2 показана внутренняя блок-схема четырехканального чипа передатчика LVDS. Содержит три канала сигнала данных (включая RGB, DE разрешения данных, сигнал линейной синхронизации HS, сигнал полевой синхронизации VS) и канал передачи тактового сигнала.
Чип 4-канального передатчика LVDS в основном используется для управления 6-битными ЖК-панелями. Используя четырехканальную микросхему передатчика LVDS, можно сформировать одну 6-битную схему подключения LVDS и нечетную / четную двойную 6-битную схему интерфейса LVDS.
1.1.2.2 Пятиканальный чип передачи LVDS
На рисунке 3 показана внутренняя блок-схема микросхемы пятиканального передатчика LVDS (DS90C385). Содержит четыре канала сигнала данных (включая RGB, DE разрешения данных, сигнал линейной синхронизации HS, сигнал полевой синхронизации VS) и канал передачи тактового сигнала.
Чип пятиканального передатчика LVDS в основном используется для управления 8-битными ЖК-панелями. Чип пятиканального передатчика LVDS в основном используется для формирования одной 8-битной интерфейсной схемы LVDS и нечетной / четной двойной 8-битной интерфейсной схемы LVDS.
1.1.2.3 Десятиканальный чип передачи LVDS
На рисунке 4 показана внутренняя блок-схема десятиканальной микросхемы передатчика LVDS (DS90C387). Содержит восемь каналов сигнала данных (включая RGB, DE разрешения данных, сигнал линейной синхронизации HS, сигнал полевой синхронизации VS) и два канала передачи тактового сигнала.
Десятиканальный чип передатчика LVDS в основном используется для управления 8-битными ЖК-панелями. Десятиканальный чип передатчика LVDS в основном используется для формирования нечетной / четной двойной 8-битной схемы интерфейса битов LVDS.
В десятиканальной передающей микросхеме LVDS настроены два выходных канала тактовых импульсов, что необходимо для большей гибкости для адаптации к различным типам приемных микросхем LVDS. Когда в схеме приема LVDS также используется десятиканальный приемный чип LVDS, требуется только один канал тактового сигнала; когда приемная схема LVDS использует два пятиканальных приемных чипа LVDS, десятиканальный передающий чип LVDS должен принимать каждый LVDS Микросхема выдает отдельный тактовый сигнал.
1.1.3 Входные и выходные сигналы передающего чипа LVDS
1.1.3.1 Входной сигнал микросхемы отправки LVDS
Входной сигнал передающего чипа LVDS поступает от основного управляющего чипа, а входной сигнал включает три типа: сигнал данных RGB, тактовый сигнал и управляющий сигнал. Для удобства описания сигнал RGB, строб данных DE и сигналы горизонтальной и вертикальной синхронизации все считаются сигналами данных.
Сигнал входных данных
В четырехканальной микросхеме передатчика LVDS для 6-битной ЖК-панели всего восемнадцать входных контактов сигнала RGB; один входной контакт DE для сигнала разрешения данных дисплея (сигнал достоверности данных); один входной контакт HS для сигнала синхронизации линии; один Входной контакт VS сигнала синхронизации поля. То есть в четырехканальном передающем чипе LYDS имеется всего 21 контакт для ввода сигнала данных.
В пятиканальном передающем чипе LVDS для 8-битной ЖК-панели всего 24 контакта ввода сигнала RGB; один входной контакт DE для сигнала включения отображения данных (сигнал достоверности данных); один входной контакт сигнала синхронизации линии HS; Один входной контакт VS сигнала вертикальной синхронизации; то есть в пятиканальном передающем чипе LVDS имеется двадцать восемь входных контактов сигнала данных.
Следует отметить, что во входном сигнале жидкокристаллической панели должен быть сигнал DE, но некоторые жидкокристаллические панели используют только один сигнал DE без использования сигналов горизонтальной и вертикальной синхронизации. Следовательно, при применении к различным жидкокристаллическим панелям некоторым передающим микросхемам LVDS может потребоваться только ввод сигналов DE, в то время как некоторым требуется вводить DE и сигналы горизонтальной и вертикальной синхронизации одновременно.
Входной тактовый сигнал: тактовый сигнал пикселя, также известный как тактовый сигнал сдвига данных (в передающем чипе LVDS регистр сдвига используется при преобразовании входных параллельных данных RGB в последовательные данные). Тактовый сигнал пикселей является основой для передачи данных и считывания сигнала данных.
Сигнал управления режимом ожидания (POWER DOWN): когда этот сигнал действителен (обычно низкий уровень), питание схемы фазовой автоподстройки частоты PLL в передающей микросхеме LVDS будет отключено, и выход IC будет остановлен.
Сигнал выбора точки выборки данных: используется для выбора нарастающего или спадающего фронта тактового импульса для чтения входных данных RGB. Некоторые передающие микросхемы LVDS могут не устанавливать сигнал управления режимом ожидания и сигнал выбора точки выборки данных, но некоторые другие сигналы управления устанавливаются в дополнение к вышеупомянутым двум сигналам управления.
1.1.3.2 Выходной сигнал микросхемы отправки LVDS
Микросхема передатчика LVDS преобразует сигнал данных RGB уровня TTL, вводимый параллельно, в последовательный сигнал LVDS и отправляет его непосредственно на микросхему приемника LVDS на стороне жидкокристаллической панели.
Выходной сигнал передающего чипа LVDS представляет собой сигнал дифференциальной пары с малым размахом, который обычно содержит тактовый сигнал одного канала и последовательный сигнал данных нескольких каналов. Поскольку микросхема передатчика LVDS выводит в виде дифференциального сигнала, выходной сигнал представляет собой две линии, одна линия выводит положительный сигнал, а другая линия выводит отрицательный сигнал.
Выходной тактовый сигнал: частота тактового сигнала, выводимого передающим чипом LVDS, такая же, как частота входного тактового сигнала (тактовый сигнал пикселя). Выходной сигнал тактового сигнала часто выражается как: TXCLK + и TXCLK-, тактовый сигнал занимает канал передающего чипа LVDS.
Выход сигнала последовательных данных LVDS: для четырехканального чипа передатчика LVDS последовательные данные занимают три канала, и его выходной сигнал данных часто выражается как TXOUT0 +, TXOUT0-, TXOUT1 +, TXOUT1-, TXOUT2 +, TXOUT2-.
Для пятиканального передающего чипа LYDS последовательные данные занимают четыре канала, а выходной сигнал данных часто выражается как TXOUT0 +, TXOUT0-, TXOUT1 +, TXOUTI-, TXOUT2 +, TXOUT2-, TXOUT3 +, TXOUT3-.
Если вы посмотрите только на принципиальную схему, вы не сможете увидеть из выходных сигналов TXOUT- и TXOUT0 + передающего LVDS-чипа, какие данные сигнала содержатся внутри и как эти данные организованы (или каков формат этих данных). Фактически, микросхемы передатчиков LVDS, производимые разными производителями, могут иметь разное расположение выходных данных. Следовательно, формат выходных данных передающей микросхемы LVDS на плате драйвера ЖК-дисплея должен совпадать с форматом данных, требуемым для принимающей микросхемы LVDS на ЖК-панели, в противном случае плата драйвера не соответствует ЖК-панели. Это также проблема, которую необходимо учитывать при замене ЖК-панели.
Есть 10 пар минус 2 пары (тактовый сигнал) на удвоение 8.
Есть 8 пар минус 2 пары (тактовый сигнал) на удвоение 6.
Если нет ни информации, ни идентификации, проще всего посмотреть на схему внутри. Как правило, между каждой парой линий данных стоит резистор 100 Ом, и посчитайте количество резисторов. Если вы видите 4, это один порт. Для 6-битного цветного экрана, если вы видите 8 из них, это двухпортовый 6-битный, если вы видите 5, это обычно однопортовый 8-битный, а если их 10, это обычно двухпортовый 8-битный.
1.1.4 Формат вывода данных LVDS
В передающей микросхеме LVDS каждый канал данных выводит 7-битный сигнал последовательных данных в цикле тактовых импульсов вместо обычных 8-битных данных, как показано на рисунке 5.
В жидкокристаллическом ЖК-экране сигналы, которые необходимо выводить на дисплей, являются параллельными сигналами изображения и сигналами управления, тогда как сигналы LVDS передаются последовательно, поэтому параллельные данные необходимо преобразовать в последовательные данные на передающей стороне. Возьмем для примера 8-битный интерфейс дисплея RGB, каждый цикл отображения должен передавать 8-битный сигнал R, 8-битный сигнал G, 8-битный сигнал B и сигнал VS, HS, DE, всего 27 бит. Каждая пара сигнальных линий LVDS может передавать только 7-битные данные за один цикл TX, поэтому необходимы 4 пары линий данных и пара линий синхронизации. Преобразование LVDS из параллельного в последовательный показано на рисунке ниже:
Каждая пара линий на приведенном выше рисунке называется парой, а 4 набора линий данных плюс пара линий синхронизации называются каналом. Передатчик LVDS всегда сопоставляет данные пикселей (переназначение) цикла передачи канала (TX CLK).
Если это 6-битный дисплей, параллельные данные имеют 21 бит (18 бит RGB плюс 3 бита управляющего сигнала), поэтому для каждого канала интерфейса LVDS требуется только 3 пары линий данных и пара линий синхронизации.
Если это 10-битный дисплей, параллельные данные имеют 33 бита (30 бит RGB плюс 3 бита управляющего сигнала), поэтому для каждого канала интерфейса LVDS требуется 5 пар линий данных и пара линий синхронизации.
Обычно тактовая частота интерфейса LVDS составляет от 20 МГц до 85 МГц, поэтому для тактовой частоты выходных пикселей ниже 85 МГц необходим только один канал; для выходных тактовых импульсов пикселей выше 85 МГц, таких как выход 1080P / 60 Гц, часы отображения пикселей На частоте 148,5 МГц он не может быть напрямую передан по каналу. Вместо этого выходные пиксели делятся на нечетные и четные пиксели по порядку, все нечетные пиксели передаются одной группой LVDS, а все четные пиксели передаются другой группой LVDS. Другими словами, для передачи сигналов 1080P / 60HZ необходимы два канала. Для сигналов с более высокой частотой отображения пикселей, таких как отображение 1080P / 120HZ, для передачи требуется 4 канала. Распределение пикселей для двух и 4 каналов показано на рисунках 4 и 5 соответственно:
1.1.5 Стандарт отображения данных LVDS
Стандарт отображения данных LVDS (MappingMapping)
В схеме интерфейса LVDS существует два основных стандарта преобразования параллельных данных пикселей в последовательные данные: VESA и JEIDA.
Стандарт VSEA показан на рисунке ниже:
Кроме того, COLOR MAPPING также может использовать пользовательский формат, если отправитель и получатель LVDS используют одну и ту же последовательность сопоставления, правильный цвет может отображаться
1.1.6 Режим передачи данных LVDS
Передача сигнала LVDS разделена на DE MODE и SYNC MODE. DE-режим должен быть подключен к DE-сигналу (данные позволяют активировать строб данных), а SYNC-режим должен быть подключен к HS (линейная синхронизация HSYNC) и VS (полевая синхронизация VSYNC).
В текущих панелях режим SYNC используется редко. Ниже приведен формат данных режима DE.
1.1.7 Подробный формат данных LVDS
Формат выходного сигнала микросхемы отправки LVDS: то есть данные RGB, вводимые микросхемой отправки LVDS, и последовательность расположения битов данных в каждом выходном канале сигнала линейной синхронизации HS, сигнала синхронизации поля VS и эффективного сигнала включения данных отображения DE.
Поскольку несколько крупных производителей микросхем LYDS сформулировали разные стандарты, существует несколько различных форматов вывода данных микросхемы LVDS;
1.1.7.1 Один выход 6BIT LVDS
Формат вывода данных одноканальной 6-битной микросхемы отправки LVDS: в одноканальной 6-разрядной схеме отправки LVDS используется четырехканальная отправляющая микросхема LVDS, а формат выходного сигнала показан на рисунке 6.
NA на рисунке означает неиспользованный. В этом примере управляющий сигнал использует только DE, а сигнал HS горизонтальной синхронизации и сигнал VS вертикальной синхронизации не используются. Относительно использования сигналов DE, IIS и VS. Когда управляющий сигнал находится в режиме сигнала горизонтальной и вертикальной синхронизации DE +, два NA на чертеже заменяются сигналом вертикальной синхронизации VS и сигналом горизонтальной синхронизации HS.
1.1.7.2 Двойной 6-битный выход LVDS
Формат вывода данных двойной 6-битной передающей микросхемы LVDS: Двойная 6-битная передающая схема LVDS использует две четырехканальные передающие микросхемы LVDS, а формат выходного сигнала показан на рисунке 7.
1.1.7.3 Одиночный 6-битный выход LVDS
Одноканальный 8-битный формат вывода данных микросхемы отправки LVDS: В одноканальной 8-разрядной схеме отправки LVDS используется пятиканальная отправляющая микросхема LVDS, и существует несколько форматов выходного сигнала, ниже представлены только два из них.
На рисунке ниже показан другой формат вывода данных одноканального передающего чипа 8bitLVDS.
Управляющий сигнал в показанном формате использует только режим DE.Когда управляющий сигнал находится в режиме DE + сигнала горизонтальной и вертикальной синхронизации, два NA во втором канале данных TXOUT2 должны быть заменены на сигнал вертикальной синхронизации VS и сигнал горизонтальной синхронизации HS (путем возбуждения Программирование платы можно переписать).
Из двух вышеприведенных выходных форматов видно, что порядок расположения сигналов данных сильно различается.Однако, если вы хотите согласовать расположение, вы можете завершить его, запрограммировав плату драйвера.
1.1.7.4 Двойной 8-битный выход LVDS
Двойной 8-битный отправляющий чип LVDS Формат вывода данных: Двойная 8-битная отправляющая схема LVDS использует два пятиканальных отправляющих чипа LVDS или один десятиканальный отправляющий чип LVDS. Формат вывода данных двойных 8-битных отправляющих чипов LVDS также имеет множество форм, как показано на рисунке. Вроде.